层次化方法能有效处理系统芯片时延测试和定时分析中面临的复杂性。在不同抽象层次研究数据通路的延时特性,不仅有利于较早优化设计的体系结构、确定合适的性能目标;而且有助于利用高层信息产生数据通路的试验测试,避免在结构复杂的大规模逻辑级电路进行通路时延测试产生的低效性;同时帮助进行精确定时分析,以及有效地完成后仿真和验证工作。
{{i.achievement_title}}
数据更新时间:2023-05-31
玉米叶向值的全基因组关联分析
正交异性钢桥面板纵肋-面板疲劳开裂的CFRP加固研究
硬件木马:关键问题研究进展及新动向
基于SSVEP 直接脑控机器人方向和速度研究
小跨高比钢板- 混凝土组合连梁抗剪承载力计算方法研究
避免过度测试的时延测试生成方法
基于片内超速时延测试的小时延缺陷检测方法研究
考虑集成电路时延变异性的硅后定时验证方法
面向串扰的时延测试