Under heavy ion irradiation, the latch-up effect is one of the main factors leading to chip damage. With the development of the country in the fields of aerospace, nuclear energy, etc., the demand for anti-radiation chips is gradually increasing, and the high-speed chip latch-up effect detection camera will improve the research and development efficiency of anti-radiation chips. Laser pulse and microbeam scanning are the main methods for measuring the latch-up effect of chip microstructures, but the long scan time is an important bottleneck for test efficiency. This project will use monolithic active pixel sensor (MAPS) and the latch protection circuit and the detection circuit to complete the chip latch-up test under the heavy ion beam. The latch-up protection mechanism of the MAPS chip, the latch-up probability density generation algorithm, the influence of the beam type and intensity on the detection accuracy, and the latch-up detection circuit will be the main research contents of this project.This latch-up camera will enhance the testing ability of the Heavy ion beam facility at Lanzhou.
在重离子辐照下,闩锁效应是导致芯片损毁的主要因素之一,随着国家在航空航天、核能等领域的发展,对抗辐射芯片的需求逐渐增大,高精度高速芯片闩锁效应检测将提高抗辐射芯片的研发效率。激光脉冲和微束扫描是目前芯片微结构闩锁效应测量的主要手段,但扫描时间长是测试效率的重要制约瓶颈。本项目利用单片有源硅像素探测器(MAPS)探测位置精度高、面积大、芯片薄的特点作为重粒子定位装置,结合闩锁保护电路与检测电路,研究在面束流下高速完成芯片闩锁发生概率分布图像测量的原型机。MAPS芯片的闩锁保护机制、闩锁概率密度生成算法、束流类型与强度对探测精度的影响、闩锁检测电路将是本项目的主要研究内容。研究完成的闩锁相机将增强兰州重离子加速器单粒子效应测试能力。
利用重离子束流进行器件单粒子效应定位测量将有效提高抗辐射器件的研发效率,本项目主要研究基于像素芯片的单粒子效应定位系统原型机。首先,研制了基于自研的Topmetal-M像素芯片的原型机,并在兰州中科院近物所的320MeV/u的Ar40重离子束流环境下进行了测试,像素芯片单像素40*40微米下单粒子的平均束斑大小约为66像素,粒子穿透角分辨率约为0.6度,位置分辨率约为3.4微米。其次,基于Topmetal-M像素芯片研制了Topmetal-M2芯片,芯片等效电荷噪声降低至约20个电子,功耗降低至约0.73瓦,芯片减薄至约50微米。最后,研制了基于FPGA的数据获取系统。本项目研制的原型机可以直接用于离子束流位置监测,基于Topmetal-M2芯片的新原型机将在2023年进行进一步的测试。
{{i.achievement_title}}
数据更新时间:2023-05-31
基于一维TiO2纳米管阵列薄膜的β伏特效应研究
正交异性钢桥面板纵肋-面板疲劳开裂的CFRP加固研究
特斯拉涡轮机运行性能研究综述
基于 Kronecker 压缩感知的宽带 MIMO 雷达高分辨三维成像
气相色谱-质谱法分析柚木光辐射前后的抽提物成分
基于深度压缩技术的Hybrid像素探测器读出系统原型机研制
应用于空间X射线观测的硅像素探测器研制
超导纳米线单光子探测器光致闩锁(latching)机理研究
用于空间硅像素X射线探测器的低噪声与抗辐射读出芯片研制