For relieving the problem of "storage wall" in the processor system. First,the 3D inductive coupling channel model will be established in this project,through software simulation and experimental platform based on multi-core processors;Then,based on this model,aiming for multi-core processor applications, a novel hybrid 3D NoC architecture and its corresponding low power sleep controlling strategies and vertical bubble flow algorithm will be achieved,to maintain the best balance between system performance,reliability and power overhead. The vertical inter-chips network adopts a ring structure,while the horizontal intra-chip network adopts a novel BP-Mesh network structure with broadcast and permutating function, to reduce the power consumption and design complexity effectively, making full use of the advantages of the 3D inductive coupling interconnect technology such as process compatibility, low costs, high communication speed, high bandwidth, flexible expansion and so on. Through this project, a theoretical foundation and breakthrough will be provided for high-performance three-dimensional stack system integration based on inductive coupling interconnect.The relevant innovative technology system will form a solid theoretical and technical foundation for implementing high cost-effective,high-performance and high output ratio computer system with independent intellectual property rights.
本项目基于电感耦合无线互连技术,以提高多核处理器系统存储带宽,缓解"存储墙"为目的,将首先建立准确的三维电感耦合互连通道模型,并搭建验证平台;然后基于此通道模型,深入研究适合电感耦合互连技术的3D NoC体系结构,拟提出一种新颖的混合型3D NoC网络结构:片间垂直网络拟采用环网结构,片上水平网络拟实现一种具有广播和置换功能的BP-Mesh 网络结构,在获得高效片上通信的同时,便于进行灵活扩展;最后基于该3D NoC网络结构,深入研究相应的通信机制及其低功耗休眠策略和垂直气泡流控法,在系统性能、可靠性和功耗开销之间实现平衡,充分发挥电感耦合互连技术所具有的工艺兼容、成本低、通信速度快、总线位宽大、扩展灵活等优势。本项目将在基于电感耦合无线互连的通道模型、3D NoC网络结构等核心技术方面取得突破,形成相关的创新技术体系,为我国高效能多核处理器系统的研制,奠定坚实的理论和技术基础。
为了缓解处理器与存储器之间长期存在的“存储墙”问题,一个直接有效的解决方法就是采用三维芯片堆叠(3D‐stacked)方式。三维芯片堆叠(3D‐stacked)方式可以把多层不同的硅裸片(die)堆叠在一起,采用3D堆叠技术形成的三维集成电路3D‐ICs(3D Integrated Circuits)与传统的二维集成电路相比,克服了平面布局的限制,增加了垂直方向的扩展,真正意义上缩短了物理连线的长度,有效地提高了通信带宽。电感耦合互连技术提供了一种在现有工艺技术条件下非常具有吸引力的低成本、高可靠的解决方案。. 本项目研究用于多核处理器的高性能电感耦合3D NoC技术,着重研究电感耦合互连通道模型及其相应的3D NoC结构与低功耗机制。实现了芯片间耦合互连的通信方式,并且针对电感耦合互连中的实用电路进行优化和改进,提出了一种新的调制方式,大幅度的降低了功耗,同时保证误码率在可接受范围内;针对多层堆叠芯片的片上系统,设计了符合电感耦合互连特点的总线结构及信号传输方式,并完成了应用该结构方式的多核处理器芯片版图。该无线通信方式解决了三维封装中的互连问题。相对于TSV工艺,该方案能提高芯片的良品率。并且在降低功耗等方面有诸多优点。
{{i.achievement_title}}
数据更新时间:2023-05-31
粗颗粒土的静止土压力系数非线性分析与计算方法
基于SSVEP 直接脑控机器人方向和速度研究
中国参与全球价值链的环境效应分析
针灸治疗胃食管反流病的研究进展
端壁抽吸控制下攻角对压气机叶栅叶尖 泄漏流动的影响
面向多核处理器的硬软件协作Transactional Memory系统结构
NoC高性能互连结构设计方法研究
三维器件结构多内核处理器互连低功耗技术
多核处理器中面向对象Cache体系结构技术研究