随着集成电路设计进入SOC时代,互连线效应已成为影响电路性能的主要因素。传统布图规划设计中由于缺乏时序信息,与高层次综合优化目标不一致,导致高层次综合和物理设计的脱节,无法针对电路行为对互连线效应进行优化,这为高性能芯片设计带来了诸多的问题。本项目将时序分析和优化引入到布图规划优化阶段,实现电路逻辑结构和电路物理设计的同步优化,并针对时序设计对芯片的功耗进行优化。研究重点包括:1)面向时序优化设计的互连时延模型设计;2)考虑互连时延的模块级时序分析和重调度算法;3)以时序作为优化目标的布图规划算法以及增量式方法;4)时序约束下的功耗优化方法。布图规划中引入时序分析和设计,使得布图规划与高层次综合在设计目标上得到整合,解决设计不收敛问题,从方法学的角度改善传统设计流程中的迭代过程,为功耗,时延,时序调度以及信号完整性的优化提供了崭新的技术和可能,对我国SOC设计自动化的实现有重要的战略意义.
{{i.achievement_title}}
数据更新时间:2023-05-31
硬件木马:关键问题研究进展及新动向
资本品减税对僵尸企业出清的影响——基于东北地区增值税转型的自然实验
2016年夏秋季南极布兰斯菲尔德海峡威氏棘冰鱼脂肪酸组成及其食性指示研究
面向云工作流安全的任务调度方法
滚动直线导轨副静刚度试验装置设计
面向SOC设计的高层次综合与布图规划结合技术研究
数模混合片上系统布图规划与布局算法
适应多种平台的并行布图规划和布局算法的研究
三维集成电路的布图规划/布局算法研究