目前微处理器已经发展到多核时代,但是多核处理器的功耗是很难解决的问题。异步集成电路从本质上解决了同步集成电路在深亚微米和超深亚微米工艺条件下所面临的时钟扭曲问题,具有功耗低、电磁兼容性好、模块化和可重用性好等一系列优势。本课题针对多核处理器的功耗问题,研究异步多核数据触发微处理器设计关键技术,目的在于探索数据驱动的异步电路设计思想和数据触发体系结构相结合带来的低功耗特性在多核处理器设计上的应用。本课题将针对数据驱动的异步电路技术、基于数据驱动电路的多核异步数据触发体系结构及其编程模型、数据驱动的异步片上互连技术、多核异步数据触发微处理器的功耗评估和优化方法、性能评估和优化方法进行深入的研究,最终实现多核异步数据触发微处理器原型。本课题的研究可以为高能量有效性的多核处理器的设计和实现提供坚实的理论和技术基础,具有重要的理论意义和应用价值。
{{i.achievement_title}}
数据更新时间:2023-05-31
论大数据环境对情报学发展的影响
跨社交网络用户对齐技术综述
硬件木马:关键问题研究进展及新动向
城市轨道交通车站火灾情况下客流疏散能力评价
基于FTA-BN模型的页岩气井口装置失效概率分析
异步微处理器设计关键技术研究
高效能众核异步微处理器设计关键技术研究
多核微处理器体系结构级容软错误设计与评估关键技术研究
多核微处理器并行调试技术研究