可逆逻辑电路(Reversible Logic Circuits)是不会导致信息损失和相应的能量损耗的新型电路。它既是未来进一步降低IC功耗的必由之路,又是实现量子计算(机)的必备条件;但有关的设计理论、方法和工具目前均远未成熟。本项目将进化设计技术应用于可逆逻辑电路,研究有关的多目标进化设计理论和方法,以显著地提高可逆电路的设计水平和实用化程度。将主要针对基本的逻辑部件,着重研究以可逆逻辑门为组件的门级进化设计问题:将该类问题建模为带约束的多目标优化问题,并利用基于Pareto最优概念的多目标进化算法加以求解;结合进化设计实验,研究具有普适性和实用性的设计理论和方法,并且开发设计工具原型。预期可获得具有应用、推广价值的可逆逻辑进化设计方法和逻辑部件设计结果,为开发实用化的可逆逻辑设计平台打下良好的理论和实验基础,并为推动超低功耗IC设计和量子计算等相关领域的发展做出贡献。
{{i.achievement_title}}
数据更新时间:2023-05-31
硬件木马:关键问题研究进展及新动向
滚动直线导轨副静刚度试验装置设计
一种改进的多目标正余弦优化算法
基于混合优化方法的大口径主镜设计
变可信度近似模型及其在复杂装备优化设计中的应用研究进展
基于常规逻辑设计理论与技术移植的较大规模可逆逻辑电路设计方法
可逆逻辑电路的分类和多值量子逻辑电路的综合
量子计算中可逆逻辑电路的合成
面向协同产品进化设计的混合多目标知识引导协同进化优化方法