The energy-efficient chip multiprocessor (CMP) is a natural platform for embedded systems and high-performance computing. In order to overcome limitations of traditional electronic interconnects in power efficiency and bandwidth density, optical networks-on-chip (ONoCs) based on silicon photonic interconnect have been proposed as an emerging on-chip communication architecture for future CMPs with multiple cores or many cores. However due to thermo-optic effect, wavelength-selective optical devices and lasers, which are widely used in ONoCs, have temperature-dependent wavelength shift. As a result, on-chip temperature variations will cause additional loss and power consumption. In order to help overcome the challenge of temperature sensitivity of ONoCs under on-chip temperature variations, this project will particularly provide a systematic design and optimization approach to tackle the following problems: 1) how to model and analyze the temperature sensitivity of ONoCs from a system-level perspective; 2) how to optimize the power consumption of ONoCs through low-temperature-sensitivity design methods and power optimization techniques; 3) how to evaluate and analyze the impact of on-chip temperature variations in the performance and power efficiency of ONoCs. This project will first investigate the thermal effect in ONoCs from a system-level perspective, and establish an optical thermal modeling platform. Based on the thermal analysis, this project will then propose a low-temperature-sensitivity design of a 3D ONoC with several power optimization techniques, including a low-temperature-sensitivity low-loss non-blocking optical switch, a low-power routing algorithm, and an adaptive power control mechanism. At last, this project will develop a complete simulation platform to evaluate the performance and power efficiency of the proposed 3D ONoC under on-chip temperature variations. Considering the big challenge of temperature sensitivity in ONoC design, the proposed low-temperature-sensitivity design and power optimization for ONoC is important and necessary.
近年来片上多核处理器成为嵌入式系统和高性能计算领域的重要平台。基于硅光互连的片上光网络被提出在未来的片上多核处理器中替代电互连,克服在功耗和带宽上的局限性。然而由于热光效应,片上光网络中波长选择性器件和激光器的波长对温度敏感。考虑到芯片上存在温度梯度,这些温度敏感性将导致额外的功耗。本课题将重点研究以下问题解决这一挑战:1)如何对片上光网络的温度敏感性进行系统级建模和分析;2)如何通过低温度敏感性设计方法和功耗优化技术解决温度敏感性难题;3)如何评估芯片上温度梯度对片上光网络功耗和性能的影响?本课题将提出一个参数化的片上光网络热效应分析平台;并以此为基础,提出高性能三维片上光网络的低温度敏感性设计和功耗优化技术,包括低温度敏感性光开关、低功耗路由算法和动态功耗控制;最后开发一套仿真平台评估新架构在芯片上温度梯度影响下的功耗和网络性能。本课题为解决片上光网络的温度敏感性问题有重要的研究意义。
近年来片上多核处理器成为嵌入式系统和高性能计算领域的重要平台。基于硅光互连的片上光网络被提出在未来的片上多核处理器中替代电互连,克服在功耗和带宽上的局限性。然而由于热光效应,片上光网络中波长选择性器件和激光器的波长对温度敏感。考虑到芯片上存在温度梯度,这些温度敏感性将导致额外的功耗。本课题的主要研究内容包括:1)对片上光网络中的光损耗建立了从器件级到路由器级以及网络级的温度敏感性模型,开发了一个参数化、通用化的片上光网络系统级热效应分析平台,可用于分析和比较在使用不同的微调策略时片上光网络功耗对温度的敏感性关系。2)提出了基于强化学习的温度敏感自适应路由方法用于功耗优化路径选择,其基本思路是根据我们提出的系统级热效应模型计算路径在当前的温度分布下的损耗,利用Q学习算法实现对网络状态的学习,最终实现对功耗的优化。由于传统的Q学习模型的实现需要在每个路由节点内保存Q表,且Q表的大小随着网络规模的增大而迅速增大,使得其面临开销和可扩展性上的局限性。为了减小开销并提高可扩展性,我们进一步提出了一种基于值函数近似的近似Q路由用于片上光网路中的功耗优化路径选择,其可以近似实现Q学习模型的优化作用,而不需要在每个路由节点内保存Q表。3)开发了完整的综合仿真平台用于评估芯片上温度梯度对片上光网络功耗和性能的影响,具备片上光网络热效应分析功能、网络性能仿真功能和功耗仿真功能。在网络仿真的过程中,温度仿真模块会动态地更新网络结构中各结点的温度。仿真器的路由模块支持确定性路由算法和适应性路由算法,包括我们提出的基于学习方法的路由算法。为了合理地评估我们提出的路由优化方法,我们使用了一系列具有代表性的合成负载模式,和一系列基于实际应用的负载模式。仿真结果表明我们提出的一系列优化技术可以有效地优化片上光网路的功耗。
{{i.achievement_title}}
数据更新时间:2023-05-31
路基土水分传感器室内标定方法与影响因素分析
跨社交网络用户对齐技术综述
城市轨道交通车站火灾情况下客流疏散能力评价
基于FTA-BN模型的页岩气井口装置失效概率分析
敏感性水利工程社会稳定风险演化SD模型
众核处理器片上网络的功耗优化方法研究
片上网络的通信性能-功耗联合建模与优化设计
片上网络功耗-性能空时特性分析及功率最优化动态分配方法研究
低功耗光片上网络的设计与研究